지역 버퍼와 주소 압축을 통한 저전력 캐시 설계

Title
지역 버퍼와 주소 압축을 통한 저전력 캐시 설계
Other Titles
Low-Power Cache Design by using Locality Buffer and Address Compression
Author(s)
곽종욱
Keywords
저전력 캐시; 부분태그 캐시; 지역성; 캐시 태그; 주소 압축; Low power cache; Partial tag cache; Locality; Cache tag; Address compression
Issue Date
201309
Publisher
한국컴퓨터정보학회
Citation
한국컴퓨터정보학회논문지, v.18, no.9, pp.11 - 19
Abstract
프로세서와 메모리 시스템 사이의 속도 차이를 완화하기 위하여 오늘날의 컴퓨터 시스템은 대부분 캐시 시스템을 사용하고 있다. 하지만 소비 전력 측면에서 캐시 메모리는 전체 시스템 측면에서 큰 비중을 차지한다. 본 논문에서는 캐시 시스템의 전력을 줄이는 방안 가운데 하나로 지역 버퍼와 주소 압축을 통한 저전력 캐시 설계 기법을 제안한다. 주소 압축을 위해 사용되는 부분태그 캐시는 전력 소모량을 최소화하기 위해서 전체 태그를 쓰기보다는 태그의 작은 부분을 사용함으로써 소비 전력을 줄이도록 하는 기법이다. 본 논문에서는 기존의 여러 주소 압축 캐시연구에서의 문제점들을 분석하여 그것을 보완할 수 있는 새로운 기법을 제안한다. 제안된 기법은 지역성이 높은 내장형 응용프로그램의 특징을 활용한 것으로, 지역 버퍼와 지역 실패 버퍼를 활용한 새로운 형태의 캐시 주소 압축기법이다. 모의실험 결과, 제안된 기법은 전체적인 성능의 감소 없이 평균 18%의 에너지 감소를 보였다.
URI
http://hdl.handle.net/YU.REPOSITORY/28860
ISSN
1598-849X
Appears in Collections:
공과대학 > 컴퓨터공학과 > Articles
Files in This Item:
There are no files associated with this item.
Export
RIS (EndNote)
XLS (Excel)
XML


qrcode

Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.

BROWSE